雷锋网按,英特尔10nm制程节点的一再延期使其无论在先进半导体制程的领先性还是在cpu的竞争中都面临更大压力。英特尔显然已经感受到这些压力并正在释放积极信号。根据iedm上asml演讲者给出的一张编辑过的幻灯片显示(asml没有在iedm演讲中透露他们修改了英特尔9约月的幻灯片),英特尔未来十年将会保持每年更新制程技术,每两年更新一代制程节点的速度发展,有意思的是,这张幻灯片中1.4nm节点首次出现。英特尔仍然相信摩尔定律,但付出的成本也将越来越高昂。
在ieee国际电子设备会议(iedm)上,一个有趣的公开内容是即将到来的制程节点技术。到目前为止,几乎每个环节都涵盖了7nm、5nm和3nm工艺。
他们说下面这张幻灯片值1000字。
公开此数据的演讲者实际上是英特尔的一位紧密米乐官网app的合作伙伴(asml),演讲者指出,这张幻灯片是asml根据英特尔9月的光刻会议上编辑过的版本(使得时间与特定的节点相对应)。
asml编辑过的版本
英特尔9月份幻灯片原版
2029年1.4nm
英特尔预计其制造工艺节点技术将以两年迭代一代的速度发展,从2019年的10nm到2021年的7nm euv,然后到2023年的5nm,2025年的3nm,2027年的2nm,以及2029年的1.4nm。1.4nm工艺是首次出现(asml编辑过的版本),如果1.4纳米表示实际的尺寸,那就相当于12个硅原子。
值得一提的是,今年iedm上的一些演讲使用的是所谓的“ 2d自组装”材料,其尺寸大约为0.3nm,这么小的尺寸并不新鲜,但对于硅而言很新鲜。
显然,英特尔(及其米乐官网app的合作伙伴)必须克服许多问题。
, 和反向移植
正如英特尔之前所说,在每个过程节点之间,将有迭代的 和 版本,以便每个制程节点的性能得到提升。唯一的例外是10nm,它已经在10 上了,因此我们将在2020年和2021年分别看到10 和10 。英特尔认为,他们可以保持每年更新的速度,但也有相同的团队确保一个制程的流程节点可以与另一个制程节点平滑演进。
这张幻灯片中有趣的元素是提到了反向移植。这是设计芯片时需要考虑一个节点的能力,由于新的节点可能推迟,可以在同一时间范围内在较旧的“ ”版本的处理节点。尽管英特尔表示他们正在将芯片设计从工艺节点技术中分离出来,但在某个时候,必须要承诺采用工艺节点才能开始在硅片中进行布局。那时,流程节点过程已被锁定,尤其是在进行掩膜创建时。
幻灯片中显示了英特尔将允许任何一代7nm设计可以反向移植到10 ,任何一代5nm设计都可以反向移植到7 ,然后从3nm移植到5 ,2nm至3 等。有人可能会质疑说,此路线图可能对日期没有严格要求。我们已经看到英特尔的10nm制程花了很长的时间,因此希望英特尔以每年一次的更新进度和两年一代的节点演进的节奏进行发展。节点似乎是一种非常乐观和积极的策略。
请注意,这并不是第一次涉及英特尔的反向移植硬件设计的表述。由于目前英特尔10纳米制程技术的推迟,广泛流传着英特尔未来的某些cpu微体系结构设计最初是为10纳米(或10 ,10 )而设计,但最终可能会采用更加成熟的14nm工艺。
未来的演进
通常,随着流程节点的发展,每个制程节点将有不同的团队。该幻灯片指出,英特尔目前正在开发其10 优化以及7nm系列。这个想法是,“ ”更新从每一代的设计角度都能进行改进,而数字代表了整个节点的性能。有趣的是,我们看到英特尔的7nm基于10 ,在将来,英特尔的5nm将基于7nm设计,3nm来自5nm。毫无疑问,每个 / 的某些更新某化将在需要时应用到将来的设计中。
在此幻灯片中,目前英特尔处于定义5nm的阶段。在本届iedm会议上,关于5nm的讨论很多,因此其中一些改进(例如制造、材料、一致性等)最终将最终以英特尔的5nm工艺结束,这取决于与之合作的设计公司(历史上是应用材料公司(asml))。
值得注意的是,5nm被列为2023年的节点,大约在asml开始销售其“高na” euv机的时候,以帮助在制造过程中更好地定义路径。我不确定high na是否会在5nm或3nm处拦截,假设英特尔的此路线图的日期正确且英特尔能够坚持下去,但这是需要考虑的问题。
英特尔目前处于“寻路”模式,超越5nm,即3nm / 2nm / 1.4nm。与往常一样,英特尔一直在考虑新材料,新的晶体管设计等。在本届iedm会议上,我们看到了很多关于全栅晶体管的讨论,无论是纳米片还是纳米线,随着finfet发挥到极致,毫无疑问我们将看到其中的一些。
台积电在其5纳米工艺(相当于英特尔的7纳米)中仍使用finfet,因此,如果我们看到纳米片之类的东西,然后纳米线(甚至混合设计)进入英特尔的制造堆栈,我也不会感到惊讶。
雷锋网编译,via 雷锋网
相关文章: